CIT: Porovnání verzí

Z MediaWiki SPŠ a VOŠ Písek
Skočit na navigaci Skočit na vyhledávání
Bez shrnutí editace
Bez shrnutí editace
Řádek 24: Řádek 24:
| style="background: #f0faE0; width: 30%; vertical-align: top;" |
| style="background: #f0faE0; width: 30%; vertical-align: top;" |


'''[[Číselné soustavy]]:'''
'''Číselné soustavy:'''
*Zápis čísel v libovolné číselné soustavě
#[[Zápis čísel v libovolné číselné soustavě]]
*Číselné soustavy B,D,H - zobrazení čísla  
#[[Číselné soustavy B,D,H - zobrazení čísla]]
*Převody mezi číselnými soustavami  
#[[Převody mezi číselnými soustavami]]
*Zobrazení čísel v počítači. Přímý, inverzní a doplňkový kód  
#[[Zobrazení čísel v počítači. Přímý, inverzní a doplňkový kód]]
*Aritmetické operace
#[[Aritmetické operace]]


'''[[Logické obvody]]:'''  
'''Logické obvody:'''  
*Základní pojmy, rozdělení LO, logický člen, popis chování, pravdivostní tabulka  
#[[Základní pojmy, rozdělení LO, logický člen, popis chování, pravdivostní tabulka]]
*Přehled logických funkcí NOT, OR, AND, NOR, NAND, XOR
#[[Přehled logických funkcí NOT, OR, AND, NOR, NAND, XOR]]
*Tvorba algebraického výrazu - úplná součtová normální forma DF
#[[Tvorba algebraického výrazu - úplná součtová normální forma DF]]
*Návrh dvoustupňové logické sítě AND-OR, NAND-NAND  
#[[Návrh dvoustupňové logické sítě AND-OR NAND-NAND]]
*Zákony Booleovy algebry a jejich důkazy
#[[Zákony Booleovy algebry]]
*Minimalizace logické funkce metodou algebraickou a Karnaughovy mapy
#[[Důkazy zákonů Booleovy algebry]]
*Syntéza KLO, analýza KLO
#[[Minimalizace logické funkce metodou algebraickou]]
#[[Karnaughova mapa]]
#[[Syntéza KLO]]
#[[Analýza KLO]]


| style="background: #f0faE0; width: 30%; vertical-align: top;" |
| style="background: #f0faE0; width: 30%; vertical-align: top;" |


'''[[Kombinační logické obvody]]:'''  
'''Kombinační logické obvody:'''  
*Převodník kódů, řízený invertor, porovnávací obvod, koincidenční o.
#[[Převodník kódů]]
*Multiplexor, demultiplexor, dekodér adresy  
#[[Řízený invertor]]
*Kodér, prioritní kodér, generátor parity
#[[Porovnávací obvod]]
*Aritmetické obvody – úplná sčítačka 
#[[Koincidenční obvod]]
#[[Multiplexor]]
#[[Demultiplexor]]
#[[Dekodér adresy]]
#[[Kodér]]
#[[Prioritní kodér]]
#[[Generátor parity]]
#[[Aritmetické obvody]]


'''[[Sekvenční  logické obvody]]:'''  
'''Sekvenční  logické obvody:'''  
*Rozdělení klopných obvodů  - automat Mooreův  
#[[Rozdělení SLO]] - [[automat Mooreův]]
*Klopný obvod RS, návrh klopného obvodu RS  
#[[Klopný obvod RS]]
*Klopný obvod T, návrh klopného obvodu T pomocí RS
#[[Návrh klopného obvodu RS]]
*Klopný obvod JK, návrh klopného obvodu JK
#[[Klopný obvod T]]
*Klopný obvod D, návrh klopného obvodu D
#[[Návrh klopného obvodu T pomocí RS]]
*Syntéza SLO – ukázka
#[[Klopný obvod JK]]
*[[Čítač]] rozdělení
#[[Návrh klopného obvodu JK]]
*Návrh čítače
#[[Klopný obvod D]]
*Paralelní, sériový a posuvný [[registr]]
#[[Návrh klopného obvodu D]]
#[[Syntéza SLO]]
#[[Čítač]]
#[[Návrh čítače]]
#[[Paralelní registr]]
#[[Sériový registr]]
#[[Posuvný registr]]




Řádek 76: Řádek 92:
#[[Návrh KLO s PC pomoci ELAB-080]]
#[[Návrh KLO s PC pomoci ELAB-080]]
#[[Návrh KLO v programu Deeds]]
#[[Návrh KLO v programu Deeds]]
#[[Realizace typického kombinačního logického obvodu - převodník kódu]]
#[[Realizace typického kombinačního logického obvodu - převodník kódu]] [[Převodník kódů]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - řízený invertor]] [[Řízený invertor]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - porovnávací obvod]] [[Porovnávací obvod]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - koincidenční obvod]] [[Koincidenční obvod]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - multiplexor]] [[Multiplexor]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - demultiplexor]] [[Demultiplexor]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - dekodér adresy]] [[dekodér adresy]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - kodér]] [[Kodér]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - prioritní kodér]] [[Prioritní kodér]]
#[[Realizace typického kombinačního logického obvodu - ]]
#[[Realizace typického kombinačního logického obvodu - generátor parity]] [[Generátor parity]]  
 
#[[Realizace typického kombinačního logického obvodu - aritmetické obvody]] [[Aritmetické obvody]]


== Literatura: ==
== Literatura: ==

Verze z 10. 4. 2010, 06:49

Číslicová technika

Pojetí předmětu:

Učivo vyučovacího předmětu poskytuje studentům na přiměřené úrovni potřebné vědomosti o základních logických obvodech, logických funkcích, přehled jak o kombinačních tak i sekvenčních obvodech a postupně připravuje podmínky pro aktivní pochopení mikroprocesorové techniky.

Cílové vědomosti:

  • činnost základních logických obvodů
  • funkce těchto obvodů ve složitějším zapojení

Cílové dovednosti:

Praktické aplikace teoretických poznatků při realizaci logických systémů rozvíjející samostatné logické myšlení.

Organizace výuky:

2,5 týdně = 2 hod teorie (72/rok)+ 2 hodiny cvičení vždy jednou za 2 x 14 dní. (polovina třídy) (18/rok)

Tématický plán:

Číselné soustavy:

  1. Zápis čísel v libovolné číselné soustavě
  2. Číselné soustavy B,D,H - zobrazení čísla
  3. Převody mezi číselnými soustavami
  4. Zobrazení čísel v počítači. Přímý, inverzní a doplňkový kód
  5. Aritmetické operace

Logické obvody:

  1. Základní pojmy, rozdělení LO, logický člen, popis chování, pravdivostní tabulka
  2. Přehled logických funkcí NOT, OR, AND, NOR, NAND, XOR
  3. Tvorba algebraického výrazu - úplná součtová normální forma DF
  4. Návrh dvoustupňové logické sítě AND-OR NAND-NAND
  5. Zákony Booleovy algebry
  6. Důkazy zákonů Booleovy algebry
  7. Minimalizace logické funkce metodou algebraickou
  8. Karnaughova mapa
  9. Syntéza KLO
  10. Analýza KLO

Kombinační logické obvody:

  1. Převodník kódů
  2. Řízený invertor
  3. Porovnávací obvod
  4. Koincidenční obvod
  5. Multiplexor
  6. Demultiplexor
  7. Dekodér adresy
  8. Kodér
  9. Prioritní kodér
  10. Generátor parity
  11. Aritmetické obvody

Sekvenční logické obvody:

  1. Rozdělení SLO - automat Mooreův
  2. Klopný obvod RS
  3. Návrh klopného obvodu RS
  4. Klopný obvod T
  5. Návrh klopného obvodu T pomocí RS
  6. Klopný obvod JK
  7. Návrh klopného obvodu JK
  8. Klopný obvod D
  9. Návrh klopného obvodu D
  10. Syntéza SLO
  11. Čítač
  12. Návrh čítače
  13. Paralelní registr
  14. Sériový registr
  15. Posuvný registr


Technická realizace:

  • Technika DL, DTL, RTL, TTL,
  • Technika PMOS, NMOS, CMOS

Cvičení:

  1. Převody mezi soustavami
  2. Návrh logického obvodu v programu LOGO
  3. Návrh KLO s n = 3 s použitím stavebnice Dominoputer
  4. Návrh KLO s n = 4 s použitím stavebnice Dominoputer
  5. Návrh logického obvodu s čítačem
  6. Návrh KLO s PC pomoci AMS
  7. Návrh KLO s PC pomoci Static Log Probe verze 2
  8. Návrh KLO s PC pomoci ELAB-080
  9. Návrh KLO v programu Deeds
  10. Realizace typického kombinačního logického obvodu - převodník kódu Převodník kódů
  11. Realizace typického kombinačního logického obvodu - řízený invertor Řízený invertor
  12. Realizace typického kombinačního logického obvodu - porovnávací obvod Porovnávací obvod
  13. Realizace typického kombinačního logického obvodu - koincidenční obvod Koincidenční obvod
  14. Realizace typického kombinačního logického obvodu - multiplexor Multiplexor
  15. Realizace typického kombinačního logického obvodu - demultiplexor Demultiplexor
  16. Realizace typického kombinačního logického obvodu - dekodér adresy dekodér adresy
  17. Realizace typického kombinačního logického obvodu - kodér Kodér
  18. Realizace typického kombinačního logického obvodu - prioritní kodér Prioritní kodér
  19. Realizace typického kombinačního logického obvodu - generátor parity Generátor parity
  20. Realizace typického kombinačního logického obvodu - aritmetické obvody Aritmetické obvody

Literatura:

Pomůcky:

Dominoputer

www:

Číslicová_technika na cs.wikipedia.org

SW: