Ovládání výstupů Zelio Logic na základě vstupních podmínek v.3

Z MediaWiki SPŠ a VOŠ Písek
Verze z 20. 6. 2010, 07:52, kterou vytvořil Aligcz (diskuse | příspěvky) (Založena nová stránka: {{Infobox Pracovní list | Název = Ovládání výstupů LOGO na základě vstupních podmínek v.3 | Obor = Elektrotechnika [[Informač…)
(rozdíl) ← Starší verze | zobrazit aktuální verzi (rozdíl) | Novější verze → (rozdíl)
Skočit na navigaci Skočit na vyhledávání
Pracovní list:

Ovládání výstupů LOGO na základě vstupních podmínek v.3
Obor: Elektrotechnika Informační technologie
Předmět: CIT PRA
Oddělení: ELT1 ELT2
Ročník: 1. 2.
Třída:
Pomůcky: LOGO
SW: LOGO
Zdroj informací: LOGO
Vzor:
Předloha dokumentu: Předloha dokumentu
Řešení:
Autor: --JA 15. 5. 2010, 20:06 (UTC)




Zadání:

Navrhněte pomocí programovatelného logického modulu LOGO obvod řízení spotřebiče Q1, který je ovládán kombinacemi vstupů I1 až I5.

Algebraický výraz:

Řešení:

Schéma reléové logiky:

Soubor:LOGO 037.jpg


Reléové schéma zapojení:


Schéma v programu LOGO - režim LAD


Schéma v programu LOGO - režim FBD

Soubor:LOGO 035.jpg

Zapojení s LOGO:

Pracovní list:

Ovládání výstupů LOGO na základě vstupních podmínek v.3
Obor: Elektrotechnika Informační technologie
Předmět: CIT PRA
Oddělení: ELT1 ELT2
Ročník: 1. 2.
Třída:
Pomůcky: Zelio Logic
SW: Zelio Logic
Zdroj informací: Zelio Logic
Vzor:
Předloha dokumentu: Předloha dokumentu
Řešení:
Autor: --JA 15. 5. 2010, 20:06 (UTC)




Zadání:

Navrhněte pomocí programovatelného logického modulu Zelio Logic obvod řízení spotřebiče Q1, který je ovládán kombinacemi vstupů I1 až I5.

Algebraický výraz:

Řešení:

Schéma reléové logiky:

Soubor:LOGO 037.jpg


Reléové schéma zapojení:


Schéma v programu Zelio Logic - režim LAD

Soubor:Zelio Logic 038.jpg


Schéma v programu Zelio Logic - režim FBD

Soubor:Zelio Logic 035.jpg

Zapojení s Zelio Logic:

Soubor:Zelio Logic 036.jpg