AplTVY2
(Rozdíly mezi verzemi)
Řádka 1: | Řádka 1: | ||
+ | {| class="toccolours" cellpadding="5" style="float: right; clear: right; margin: 0 0 1em 1em; font-size: 85%; width: 35em" | ||
+ | | colspan="2" style="text-align: center; font-size: larger; background-color: lightgreen;" | '''''TP od roku 2017''''' | ||
+ | |- | ||
+ | | | ||
+ | # - BOZP – řády odborných učeben | ||
+ | # - Návrh kombinačního log. obvodu | ||
+ | # - Minimalizace logické funkce | ||
+ | # - Simulace funkce logického obvodu na PC | ||
+ | # - Realizace typického kombinačního logického obvodu | ||
+ | # - Zadání úloh s multiplexorem, DeMX a sčítačkou | ||
+ | # - Realizace zapojení na stavebnici | ||
+ | # - Realizace sekvenčního logického obvodu SLO1 | ||
+ | # - Realizace sekvenčního logického obvodu – čítač SLO2 | ||
+ | # - Popis vývoje uP aplikace | ||
+ | # - V/V brány, jejich vlastnosti a využití – tvorba programu pro výstupní moduly | ||
+ | # - Vývoj mikroprocesorové aplikace – blikající LED | ||
+ | # - Vstupní moduly – tvorba programu pro vstupní moduly | ||
+ | # - Vývoj mikroprocesorové aplikace – test tlačítek | ||
+ | # - T17 - Opakování | ||
+ | |} | ||
+ | |||
úkoly: | úkoly: | ||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
− | |||
#Postavit [[Typický KLO]]: [[Multiplexor]], [[Převodník kódu]], [[Demultiplexor]], [[Dekodér]], [[Generátor parity]], [[Sčítačka]] | #Postavit [[Typický KLO]]: [[Multiplexor]], [[Převodník kódu]], [[Demultiplexor]], [[Dekodér]], [[Generátor parity]], [[Sčítačka]] | ||
Řádka 17: | Řádka 27: | ||
===Úloha č.1=== | ===Úloha č.1=== | ||
− | #Realizovat | + | #Realizovat Sekvenční logický obvod podle předloh |
− | + | ||
===Úloha č.2=== | ===Úloha č.2=== | ||
Řádka 34: | Řádka 43: | ||
# [[Synchronní čtyřbitový čítač modulo 16 s 7493A]] | # [[Synchronní čtyřbitový čítač modulo 16 s 7493A]] | ||
− | |||
− | |||
Verze z 27. 11. 2017, 13:58
TP od roku 2017 | |
|
úkoly:
- Postavit Typický KLO: Multiplexor, Převodník kódu, Demultiplexor, Dekodér, Generátor parity, Sčítačka
Sekvenční logické obvody
Úloha č.1
- Realizovat Sekvenční logický obvod podle předloh
Úloha č.2
Aplikace SLO
Čítače:
D-KO (7474), JK - KO (7472)
- Asynchronní čítač modulo 4 vpřed s D-KO
- Synchronní čítač modulo 10 s 7490A
- Sekundová část digitálních hodin s 7490A
- Asynchronní čítač modulo 8 vzad s D-KO
- Synchronní čtyřbitový čítač modulo 16 s 7493A