Deeds
(Rozdíly mezi verzemi)
Řádka 5: | Řádka 5: | ||
Ukázka [[MIT|sekvenčních]] logických obvodů: | Ukázka [[MIT|sekvenčních]] logických obvodů: | ||
+ | |||
+ | ===Čítač M6 vpřed=== | ||
[[Soubor:SLO_CT_M6_UP.gif|Ukázka čítače M6 vpřed]] | [[Soubor:SLO_CT_M6_UP.gif|Ukázka čítače M6 vpřed]] | ||
+ | |||
+ | ===Čítač M6 vzad=== | ||
[[Soubor:SLO_CT_M6_Down.gif|Ukázka čítače M6 vzad]] | [[Soubor:SLO_CT_M6_Down.gif|Ukázka čítače M6 vzad]] | ||
+ | |||
+ | |||
+ | === Components === | ||
+ | |||
+ | <gallery> | ||
+ | </gallery> | ||
+ | |||
+ | Input Components: | ||
+ | |||
+ | [[Soubor:Deeds_inputs.png|Deeds_inputs.png]] | ||
+ | |||
+ | Output Components: | ||
+ | |||
+ | [[Soubor:Deeds_outputs.png|Deeds_outputs.png]] | ||
+ | |||
+ | Logic Gates: | ||
+ | |||
+ | [[Soubor:Deeds_logic_gates.jpg|Deeds_logic_gates.jpg]] | ||
+ | |||
+ | Flip Flops: | ||
+ | |||
+ | [[Soubor:Deeds_flip-flops.png|Deeds_flip-flops.png]] | ||
+ | |||
+ | === Test jednoduchého číslicového obvodu === | ||
+ | |||
+ | # Otestujte KLO [[Soubor:Deeds_O1.jpg|Deeds_O1.jpg]] | ||
+ | # Stáhněte a nainstalujte aplikaci | ||
+ | # Nakreslete schéma podle zadání. | ||
+ | # K otestování klikněte na příkaz [[Soubor:Deeds_run.jpg|Deeds_run.jpg]], který se nachází v menu. | ||
+ | # Prozkoušejte funkčnost obvodu všemi možnými vstupními kombinacemi. | ||
+ | # Vyplňte pravdivostní tabulku obvodu | ||
+ | # Spusťte automatické generování časového průběhu [[Soubor:gener.jpg|gener.jpg]] (Timing Diagram Simulation (F8))a porovnejte výsledky s pravdivostní tabulkou. | ||
+ | |||
+ | Pozn.: Časové průběhy vstupních proměnných se pro testování KLO musí nadefinovat. | ||
+ | |||
+ | [[Soubor:Deeds_true_table.jpg|Deeds_true_table.jpg]] [[Soubor:Deeds_diagram.jpg|Deeds_diagram.jpg]] | ||
+ | |||
+ | |||
+ | |||
+ | |||
Řádka 14: | Řádka 58: | ||
* [http://www.esng.dibe.unige.it/netpro/Deeds/Index.htm oficiální stránky:] | * [http://www.esng.dibe.unige.it/netpro/Deeds/Index.htm oficiální stránky:] | ||
− | * [ftp://obelix.sps-pi.cz/P/SPS/PRA/SW/PC/Deeds | + | * [ftp://obelix.sps-pi.cz/P/SPS/PRA/SW/PC/Deeds Deeds portable] |
Verze z 17. 4. 2014, 07:20
Úkoly: přeložit postupně vše z Learning Materials
vypracování:
Ukázka sekvenčních logických obvodů:
Obsah |
Čítač M6 vpřed
Čítač M6 vzad
Components
Input Components:
Output Components:
Logic Gates:
Flip Flops:
Test jednoduchého číslicového obvodu
- Otestujte KLO
- Stáhněte a nainstalujte aplikaci
- Nakreslete schéma podle zadání.
- K otestování klikněte na příkaz , který se nachází v menu.
- Prozkoušejte funkčnost obvodu všemi možnými vstupními kombinacemi.
- Vyplňte pravdivostní tabulku obvodu
- Spusťte automatické generování časového průběhu (Timing Diagram Simulation (F8))a porovnejte výsledky s pravdivostní tabulkou.
Pozn.: Časové průběhy vstupních proměnných se pro testování KLO musí nadefinovat.
SW:
www:
P:\SPS\PRA\SW\PC\Deeds Portable
--JA 29. 4. 2010, 09:05 (UTC)