Syntéza SLO

Z MediaWiki SPŠ a VOŠ Písek
Přejít na: navigace, hledání

Příklad návrhu:

Pro názornou ukázku jsem se rozhodl prezentovat zde mou seminární práci z předmětu CIT.

Nejdříve tedy trocha teorie

Výstup Mooreova automatu je závislý pouze na okamžitém stavu paměti, a okamžitý stav paměti je závislý na minulém stavu paměti a minulém stavu vstupu.

Bez názvu.jpg

D- KO: Co přivedeme na vstup to bude také na výstupu

Sdv.jpg Obrázek 1.JPG Tab.jpg Yvadsvba.jpg Asv.jpg

JK- KO: Obsahuje dva vstupy J a K. Přivedu- li na vstupy JK logické „0“ obvod si pamatuje, přivedu- li na J log. „1“ a na K zůstane log. „0“ výstup bude nastaven do log. „1“ (set),přivedu- li na K log. „1“ a J zůstane v log. „0“ výstup bude nastaven do log. „0“ (reset), přivedu- li na vstupy JK log. „1“ stav výstupu se změní v opačný.

1.jpg 2.jpg 3.jpg 4.jpg 5.jpg


Nyní přistoupím k vlastnímu zadání, mé zadání bylo složeno ze tří D klopných obvodů.

V zadání dostaneme slovní zadání, tabulku přechodů a výstupů a graf přechodů popisující chování SLO.


Tabulka přechodů a výstupů: D tabulka.jpg graf přechodů: Graf.jpg

Tabulku přechodů a výstupů je třeba přetransformovat dle použitých klopných obvodů: Tabulka.JPG

Dále provedeme minimalizaci pomocí metody Karnaughovy mapy:

D0.JPG D1.JPG D2.JPG

Z Karnoughových map vytvoříme výrazy: Výraz 1.JPG Výraz 2.JPG Vyraz 3.jpg

Stejně postupujeme i s výstupy:

Y0.JPGVyraz y0.jpg Y1.JPGVyraz y1.jpg

Nyní už pouze zakreslíme logickou síť:

Zapojeni.jpg



--Rmazor 15. 4. 2010, 20:39 (UTC)

Osobní nástroje
Jmenné prostory
Varianty
Akce
Rychlá navigace
NEJ aktivity
Nejlepší předměty
Nejlepší MCU
SW-HW
Ostatní
Utility
Nástroje
Tisk/export